太赫兹科学与电子信息学报, 2016, 14 (4): 606, 网络出版: 2016-10-24   

基于晶振倍频鉴相的C波段低相噪频率源设计

Design of a C-band low phase noise frequency synthesizer based on phase detecting with crystal oscillator multiplication
作者单位
四川九洲电器集团有限责任公司,四川 绵阳 621000
摘要
针对数字锁相技术相位噪声的构成和特性进行了探讨与研究,并在对比传统单环锁相方案的基础上,介绍了一种基于晶振倍频信号作为参考进行鉴相的低相噪频率合成器。经测试,传统锁相方案在输出 6 480 MHz时,相位噪声为.109.1dB/ Hz@10kHz。而本文设计的低相噪频率源在使用同样的参考晶振、锁相环芯片以及压控振荡器的情况下,输出相同频率时,相位噪声相比传统方案改善了约 8 dB。
Abstract
The phase noise composition and characteristics of a digital Phase Locked Loop(PLL) are investigated. A phase locked frequency synthesizer based on crystal oscillator multiplication is presented.Compared with the traditional frequency synthesizer based on single PLL, the proposed design achieves lower phase noise. According to the test results,the phase noise of -109.1 dB/Hz@10 kHz is achieved by the traditional approach when the output is 6 480 MHz; while a better phase noise performance of -117 dB/Hz@ 10 kHz is reached by the proposed design at the same frequency,using the same crystal oscillator PLL chip and Voltage Controlled Oscillato(VCO), which is improved by 8 dB compared to the traditional design.

董洪新, 邰战雄, 李强, 杨洋, 朱中浩, 宋烨曦. 基于晶振倍频鉴相的C波段低相噪频率源设计[J]. 太赫兹科学与电子信息学报, 2016, 14(4): 606. DONG Hongxin, TAI Zhanxiong, LI Qiang, YANG Yang, ZHU Zhonghao, SONG Yexi. Design of a C-band low phase noise frequency synthesizer based on phase detecting with crystal oscillator multiplication[J]. Journal of terahertz science and electronic information technology, 2016, 14(4): 606.

本文已被 2 篇论文引用
被引统计数据来源于中国光学期刊网
引用该论文: TXT   |   EndNote

相关论文

加载中...

关于本站 Cookie 的使用提示

中国光学期刊网使用基于 cookie 的技术来更好地为您提供各项服务,点击此处了解我们的隐私策略。 如您需继续使用本网站,请您授权我们使用本地 cookie 来保存部分信息。
全站搜索
您最值得信赖的光电行业旗舰网络服务平台!