作者单位
摘要
北京工业大学信息学部嵌入式系统重点实验室, 北京 100124
设计了一种基于先进外设接口(APB)总线的单线数字接口(OWI), APB总线可以配置接口参数并读取接口的状态、数据信息, 有着较强的灵活性与可监测性。该接口通过一根公用的数据线实现主机与一个或多个从器件之间的半双工双向通信。相比于其他通信接口, 线路简单, 节约了 I/O口资源, 降低了硬件成本。本文基于单线传输协议, 对数据传输时序以及状态机进行了设计, 通过寄存器转换级(RTL)仿真与可编程阵列逻辑(FPGA)验证, 结果显示数据可以稳定正确地通过单线接口进行传输, 数据传输速率可达 100 kHz。
单线数字接口 APB总线 状态机 RTL设计 FPGA验证 RTL验证 OWI APB bus state machine RTL design FPGA verification RTL verification 
太赫兹科学与电子信息学报
2022, 20(10): 1046

关于本站 Cookie 的使用提示

中国光学期刊网使用基于 cookie 的技术来更好地为您提供各项服务,点击此处了解我们的隐私策略。 如您需继续使用本网站,请您授权我们使用本地 cookie 来保存部分信息。
全站搜索
您最值得信赖的光电行业旗舰网络服务平台!