1 中国电子科技集团公司光电研究院, 天津 300308
2 陆装驻天津地区航空军事代表室, 天津 300240
论述了对一种CPU模块的测试设计, 此测试设计为了检测该种CPU模块的功能和性能。在设计过程中, 首先, 对该CPU模块的功能和性能进行了分析, 并在此基础上, 提出了测试需求, 同时根据测试需求设计了测试方法。最后, 通过对这种CPU模块的功能和性能进行测试和验证, 为设计人员提供了设计和测试建议。
CPU模块 以太网接口 I2C总线接口 A/D采集接口 central processing unit (CPU) module complex programmable logic device (CPLD) CPLD Ethernet interface I2C bus interface A/D interface
针对传统硬件仿真存在的不足,提出了在单片机 I2C总线通信设计中引入 EDA技术的新方法。以 AT24C02器件为例详细介绍了利用 Proteus虚拟开发技术进行 I2C总线通信软硬件设计的方法,从而实现了单片机系统的软硬件并行协同开发,可有效节约硬件资源,提高开发效率。仿真结果与理论分析一致,证明了 Proteus虚拟仿真的正确性与准确性,在单片机虚拟开发中具有非常重要的意义。
I2C总线 单片机 虚拟技术 Proteus软件 I2C Bus microcontroller virtual technology Proteus 太赫兹科学与电子信息学报
2015, 13(4): 675
1 武汉邮电科学研究院, 武汉 430074
2 光纤通信技术和网络国家重点实验室, 武汉 430074
为了评估光收发模块I2C通信的鲁棒性, 设计了I2C总线极限测试控制器。根据I2C通信协议, 设计超出极限一定范围的参数, 在CPLD(复杂可编程逻辑器件)上通过Verilog HDL设计该控制器, 主要实现频率测试和线路特性测试两大类功能, 通过软件仿真和硬件实现验证了设计的正确性。该控制器也可以实现对其他种类I2C从器件的测试, 只需更改设备地址、偏移地址等相关参数即可。
I2C总线 极限测试 Verilog硬件描述语言 复杂可编程逻辑器件 I2C bus limit test Verilog HDL CPLD
山东师范大学物理与电子科学学院, 山东 济南 250014
以往对LCD显示只研究其静态仿真,在仿真软件库中找到对应的芯片,编程仿真即可。如果仿真库中没有该芯片或类似的芯片,就会变得很麻烦。文章针对LCD的I2C总线驱动技术做了深入分析,并在先进的嵌入式系统仿真平台Proteus ISIS上进行了系统硬件电路设计,在软件Keil C编程的协助下进行了动态仿真。
Proteus Proteus I2C I2C Keil C Keil C
1 深圳市力伟数码技术有限公司,深圳 518000
2 南开大学 光电子薄膜器件与技术研究所,天津 300071
3 光电信息技术科学教育部重点实验室(南开大学),天津 300071
AD9883是一款全8位,转换速率最高可达140 MSPS的A/D转换芯片,300 MHz的模拟带宽支持转换图像的分辨率可达SXGA(1 280×1 024@75 Hz),因此在RGB图像处理、LCD监视器、平板显示以及微显示领域都得到了广泛应用。采用有限状态机(Finite state machine,FSM)的方法,基于VerilogHDL模拟I2C通信协议对AD9883进行初始化配置,使其能够适用于LCoS微显示控制电路的A/D转换要求。
有限状态机 AD9883 AD9883 I2C I2C VerilogHDL VerilogHDL FSM
Author Affiliations
Abstract
1 SuperPix Micro Technology Limited, Beijing 100085, China
2 Mechanical and Materials Engineering Department, University of Western Ontario, London, Canada
A digital still camera image processing system on a chip, different from the video camera system, is presented for mobile phone to reduce the power consumption and size. A new color interpolation algorithm is proposed to enhance the image quality. The system can also process fixed patten noise (FPN) reduction, color correction, gamma correction, RGB/YUV space transfer, etc. The chip is controlled by sensor registers by inter-integrated circuit (I2C) interface. The voltage for both the front-end analog and the pad circuits is 2.8 V, and the volatge for the image signal processing is 1.8 V. The chip running under the external 13.5-MHz clock has a video data rate of 30 frames/s and the measured power dissipation is about 75 mW.
低功耗 CMOS视觉传感器 彩色插值 gamma纠正 I2C总线 100.0100 Image processing 250.3140 Integrated optoelectronic circuits 250.5300 Photonic integrated circuits Chinese Optics Letters
2010, 8(3): 282
1 Department of Electronic Engineering, Chongqing University of Posts and Telecommunications, Chongqing 400065,CHN
2 Department of Communications and Information Engineering, Chongqing University of Posts and Telecommunications, Chongqing 400065,CHN
3 Chongqing Optoelectronics Research Institute, Chongqing 400060, CHN
SFP digital diagnostic monitoring high-speed digital circuit I2C bus
1 中国科学院西安光学精密机械研究所,西安 710068
2 中国科学院研究生院,北京 100039
针对目前视频图像采集技术中图像采样控制复杂,应用不灵活的问题,基于现有视频采样芯片SAA7111,提出一种采用VHDL技术来模拟实现I2C总线接口的方法,控制视频采集处理器实现视频图像采集.实验证明,I2C总线控制SAA7111采样图像数据正确、稳定.该方法具有非常好的可移植性.
I2C总线 视频采集 I2C bus VHDL VHDL Video collection SAA7111 SAA7111
中国科学院,长春光学精密机械与物理研究所,吉林,长春,130033
近年来CMOS APS(active pixel sensor,有源图像传感器)发展较快,成为图像传感器市场中CCD的有力竞争者,在抗模糊、单电源供电、低功耗方面优势显著,而且由于集成度高,一般芯片内集成有模拟信号处理电路和A/D转换,信号直接数字输出,使成像系统外围电路简单,可以实现系统的小型化和低功耗.在带I2C总线控制接口的LM9617CMOS图像传感器成像系统的设计中,采用单片机8051模拟I2C总线进行相机控制,并控制CPLD器件产生相机时序,完成了图像的采集和数据存储控制.这种图像采集系统可以实现相机的微小化和低成本,应用领域广泛.
单片机 I2C总线 成像和存储控制 CMOS APS