中国工程物理研究院 应用电子学研究所, 四川 绵阳 621900
从理论上分析了激磁电感对直线变压器驱动源输出脉冲波形顶降的影响, 使用Pspice软件对理论计算结果进行了模拟验证。理论计算和模拟分析的结果均表明:激磁电感越小, 输出脉冲波形的顶降越明显。设计了50 A的偏磁电路并进行了实验, 在重复频率为20 Hz时直线变压器驱动源工作稳定, 输出脉冲波形前沿约35 ns, 平顶约130 ns, 幅值约125 kV。与未加偏磁电路的实验结果相比, 顶降明显减小(小于5%), 实验结果与理论计算和模拟分析结果基本一致。
激磁电感 直线变压器驱动源 顶降 磁滞回线 magnetizing inductance linear transformer driver waveform drop hysteresis loop 强激光与粒子束
2010, 22(12): 3062