本文通过电学特性测试设备在黑暗(Dark)和光照(Photo)两种测试环境下, 研究了沟道不同a-Si剩余厚度对TFT电学特性的影响。通过调整刻蚀时间改变沟道内a-Si 剩余厚度, 找出电学特性稳定区域以及突变的临界点。实验结果表明: 在黑暗(Dark)环境下a-Si 剩余厚度在30%~48%之间时, TFT器件的电学特性比较稳定, 波动较小; 而剩余厚度少于30%时, TFT特性变差, 工作电流变小, 开启电压变大, 电子迁移率变小; 在光照环境下主要考虑漏电流的影响, 在a-Si剩余厚度43%以内时, 光照 Ioff相对较低(小于Spec 20 pA), 同时变化趋势较缓; 而剩余厚度大于43%时, 光照Ioff增加25%, 同时变化趋势陡峭。综合黑暗和光照测试环境, 在其他条件不变的情况下, a-Si 剩余厚度在30%~43%之间时TFT的电学特性较好, 同时相对稳定。
a-Si剩余量 电学特性 工作电流 漏电流 a-Si remain electrical characteristics Ion Ioff
IGZO-TFT钝化层设计三元复合过孔结构, 出现了20%过孔相关不良。本文以CF4/O2为反应气体, 采用控制变量法, 从功率、气体成分和比例、压力等方面对氧化物TFT钝化层的电感耦合等离子体刻蚀机理进行研究。当钝化层为SiO2或SiNx单组分时, 氧气可以促进刻蚀反应; 随着CF4/O2比例增加, 刻蚀速率先增大后趋于稳定, 并且当CF4/O2=15/8时, 刻蚀速率和均一性达到最优; 与源功率相比, 提高偏压功率在提升刻蚀速率中起主导作用, 同时均一性控制在15%以内; 当压力在4 Pa以内时, 刻蚀速率随着压力的降低而增加。据此分析, 对复合结构SiNx/SiO2、SiO2/SiNx、SiNx/SiO2 /SiNx的刻蚀过程进行优化, 得到了形貌规整、无残留物的过孔, 过孔相关不良得到100%改善。
氧化物TFT 三元复合结构 钝化层 过孔刻蚀 IGZO-TFT ternary composites passivation hole etching