1 高效能服务器和存储技术重点实验室, 济南 250101
2 山东云海国创云计算装备产业创新中心有限公司, 济南 250101
3 浪潮电子信息产业股份有限公司, 济南 250101
4 东南大学 射频与光电集成电路研究所, 南京 210096
采用0.18 μm CMOS工艺设计和实现了一种适用于100 Gbit/s以太网PCS链路的高速异步FIFO 芯片。采用双端口8T结构替代存储器,提高了工作速率。灵敏放大器利用锁存放大器和预充电技术来放大位线上微小信号,减少了传播延迟。为了减小读写时间,研究了存储单元晶体管尺寸对电平翻转时间的影响,既满足了快速访问的要求,又获得了高可靠性的信号传输。芯片(包括焊盘)面积为1.43 mm2。测量结果表明,该FIFO可工作于1.05 GHz,输出信号的眼图清晰,水平张开度达到0.91UI。当电源电压为1.8 V时,电路功耗为143.3 mW。该FIFO适用于16×6.25 Gbit/s以太网PCS链路系统。
双端存储器 物理编码子层 高速 电荷锁存灵敏放大器 预充电技术 dual-port storage PCS high speed charge-transfer latch-based sense amplifier pre-charge technology