作者单位
摘要
1 空军工程大学,研究生院
2 空军工程大学,防空反导学院,西安 710000
3 国防科技大学计算机学院,长沙 410000
为了解决串行收发机在强信道衰减下误码过高的问题, 采用Duo-binary PAM4编码技术设计了一款低功耗的112 Gibit/s SerDes发射机。通过采用Duo-binary PAM4编码技术, 解决了高速PAM4(Pulse Amplitude Modulation-4)信号衰减过大的问题; 采用CMOS的1/4速架构的4∶1合路器, 降低了发射机的系统功耗; 采用阻抗校准电路, 提高了Duo-binary PAM4 发射机的线性度。该发射机采用CMOS 28 nm工艺设计, 0.9 V电压供电。仿真结果表明: 该发射机在20.9 dB强信道衰减下, 可以工作在112 Gibit/s, 功耗为1.9 pJ/bit, 且线性度达到88.3%。
Duo-binary PAM4编码 1/4速架构的4∶1合路器 阻抗校准电路 强信道 Duo-binary PAM4 coding 1/4 speed architecture for 4∶1MUX impedance calibration circuit strong channel 
电光与控制
2022, 29(11): 82

关于本站 Cookie 的使用提示

中国光学期刊网使用基于 cookie 的技术来更好地为您提供各项服务,点击此处了解我们的隐私策略。 如您需继续使用本网站,请您授权我们使用本地 cookie 来保存部分信息。
全站搜索
您最值得信赖的光电行业旗舰网络服务平台!