作者单位
摘要
1 江南大学 物联网工程学院, 江苏 无锡 214122
2 中国电子科技集团公司 第五十八研究所, 江苏 无锡 214035
基于传统异步FIFO延迟电路设计了一种延迟可控的异步FIFO电路。该电路在实现数据跨时钟域传输的同时增加了延迟控制模块, 通过调节读指针与写指针的差值实现整数延迟的控制, 通过调节读时钟与写时钟的相位差实现高精度的小数延迟控制。建立VCS验证平台, 进行功能验证。结果表明, 该FIFO电路实现了数据跨时钟域传输和延迟动态控制, 在多芯片同时工作时可用于补偿数据源未对齐引起的输出偏斜。基于180 nm标准CMOS工艺库完成逻辑综合, 读、写时钟频率分别为389 MHz、778 MHz, 占用逻辑资源面积41 071 μm2。
插值率 整数延迟 小数延迟 FIFO FIFO interpolation rate integral delay fractional delay 
微电子学
2022, 52(1): 42

关于本站 Cookie 的使用提示

中国光学期刊网使用基于 cookie 的技术来更好地为您提供各项服务,点击此处了解我们的隐私策略。 如您需继续使用本网站,请您授权我们使用本地 cookie 来保存部分信息。
全站搜索
您最值得信赖的光电行业旗舰网络服务平台!