作者单位
摘要
1 广西无线宽带通信与信号处理重点实验室, 广西 桂林 541004
2 成都华微电子科技有限公司, 成都 610041
为满足不同速率的串行收发数据采样需求,基于可重构电荷泵阵列设计了一种低抖动宽带锁相环时钟。根据锁相环倍频系数,自适应匹配电荷泵阵列输出电流,实现了较宽频率变换的低抖动输出时钟。锁相环时钟采用40 nm CMOS工艺设计,面积为367.227*569.344 μm2。测试结果表明,锁相环调谐范围为1~4 GHz,输出时钟均方根抖动为3.01 ps@1.25 GHz和3.98 ps@4 GHz,峰峰值抖动小于0.1UI。
可重构电荷泵 可重构分频器 自偏置锁相环 reconfigurable charge pump reconfigurable frequency divider self-biased phase locked loop 
微电子学
2023, 53(1): 89
作者单位
摘要
1 桂林电子科技大学 广西无线宽带通信与信号处理重点实验室, 广西 桂林 541004
2 成都华微电子科技有限公司, 成都 610041
针对SONTE OC-192、PCIE3.0、USB3.2等协议在串行时钟数据恢复时对抖动容限、环路稳定时间的要求,提出了一种环路带宽自适应调整、半速率相位插值的时钟数据恢复电路(CDR)。设计了自适应控制电路,能适时动态调整环路带宽,实现串行信号时钟恢复过程中环路的快速稳定,提高了时钟数据恢复电路抖动容限。增加了补偿型相位插值控制器,进一步降低了数据接收误码率。该CDR电路基于55 nm CMOS工艺设计,数据输入范围为8~11.5 Gbit/s。采用随机码PRBS31对CDR电路的仿真测试结果表明,稳定时间小于400 ns,输入抖动容限大于0.55UI@10 MHz,功耗小于23 mW。
时钟数据恢复 自适应 相位插值 clock and data recovery adaptive phase interpolation 
微电子学
2022, 52(4): 656
作者单位
摘要
1 广西无线宽带通信与信号处理重点实验室, 广西 桂林 541004
2 成都华微电子科技有限公司, 成都 610041
设计了一种适用于40 Ω~100 Ω内调节的高精度片内电阻校准电路,该电路可精确调整因工艺波动产生变化的片内电阻阻值。片内电阻校准电路采用模数混合控制方法,即以片外电阻为基准,采用高精度回滞比较器比较片内和片外电阻转换的电压值,采用自适应控制电路精确调整电阻阵列开关,使得片内电阻的阻值与片外基准电阻的阻值相等。电路基于40 nm CMOS工艺进行设计,仿真结果表明,比较器的电压比较阈值最小为2 mV,电路实现40 Ω~100 Ω内电阻阻值可调节,校准误差小于2%。
高精度比较器 片内电阻校准 自适应控制方法 high precision comparator on-chip resistance calibration adaptive control method 
微电子学
2021, 51(3): 336

关于本站 Cookie 的使用提示

中国光学期刊网使用基于 cookie 的技术来更好地为您提供各项服务,点击此处了解我们的隐私策略。 如您需继续使用本网站,请您授权我们使用本地 cookie 来保存部分信息。
全站搜索
您最值得信赖的光电行业旗舰网络服务平台!