1 中国电子科技集团公司第五十八研究所, 江苏 无锡 214063
2 电子科技大学 重庆微电子产业技术研究院, 重庆 401331
3 电子科技大学 广东电子信息工程研究院, 广东 东莞 523808
4 电子科技大学 集成电路科学与工程学院(示范性微电子学院), 成都 611731
5 电子科技大学(深圳)高等研究院, 广东 深圳 518000
6 西南交通大学 信息科学与技术学院, 成都 611756
提出了一种数字前台校准技术, 即电容重组技术, 并将该技术与LMS数字后台校准技术相结合, 提高了LMS算法的收敛速度。提出的算法使用RC混合结构的14位SAR ADC进行建模。仿真结果表明, LMS算法的收敛速度可以提高到1 k个转换周期内, 同时校准后ADC的ENOB平均值从1059 bit提高到1379 bit。SFDR平均值从7133 dB提高到11293 dB, DNL最大值的平均值从188 LSB提高到097 LSB。INL最大值的平均值从801 LSB提高到088 LSB。
逐次逼近型模数转换器 最小均方根 数字校准 电容重组 SAR ADC least mean square digital calibration capacitor recombination
1 中国电子科技集团公司 第五十八研究所, 江苏 无锡 214000
2 西安交通大学 微电子学院, 西安 710049
采用0.5 μm BCD工艺,设计了一种16位分段式电阻型高精度DAC。根据集成电路工艺中电阻的一般失配特性,确定电阻型DAC采用“4+12”的分段结构,分别为高位温度计码结构和低位二进制码结构。整个电路中的电阻类型均采用高阻型电阻,减小了DAC开关结构中的失配,极大降低了整体功耗。电路结构紧凑,整体面积小,仅有2.397 6 mm2。结合后仿真结果,对版图进行合理调整,使电路具有较低的微分非线性(DNL),之后采用校正结构,进一步降低DNL。电路测试结果表明,输入数字信号为10 kHz的正弦波时,DAC的无杂散动态范围(SFDR)为57.72 dB,DNL为0.5 LSB,积分非线性(INL)为1 LSB,功耗为1.5 mW。
分段式电阻型DAC 温度计码 二进制码 无杂散动态范围 校准模块 segmented-resistance DAC temperature code binary code spurious free dynamic range calibration part