基于预放大器阵列, 设计了一种用于解决电压失调的平均电阻网络。分析了电阻网络边界效应产生的原因。采用冗余预放大器设计、环形平均网络设计, 并提出非等值终端电阻设计缓解边界效应。提出节点矩阵电流方程, 为平均电阻网络的设计提供优化方向。在采用节点矩阵电流方程改善边界效应后, 将该预放大器阵列用于12 bit的折叠插值ADC中, 在25 GSPS采样频率、1242 GHz的08 V正弦输入下, 得到ADC的ENOB为1032 bits, SFDR为743 dB。
折叠插值ADC 平均电阻网络 边界效应 非等值电阻 节点矩阵电流方程 folding-interpolation ADC average resistance network boundary effect unequal termination resistance node matrix current equation
1 模拟集成电路国家级重点实验室, 重庆 400060
2 中国电子科技集团公司 第二十四研究所, 重庆 400060
3 模拟集成电路国家级重点实验室, 重庆 4000601
基于4级级联折叠插值架构,提出了一种12位ADC。电路采用0.18 μm SiGe BiCMOS工艺设计。单核达到1.5 GS/s的转换速度,接口输出为2-lane LVDS,延迟时间小于7 ns。前端采样保持电路和折叠插值量化器采用纯双极设计,在不修调的情况下可达到12位量化精度。最后,给出版图设计要点和测试结果。
模数转换器 折叠插值 低延迟 A/D converter folding and interpolation low latency